基于FPGA的數(shù)字鎖相環(huán)設(shè)計(jì)實(shí)現(xiàn)
全部作者: 王永賀 趙黎曄 第1作者單位: 北京郵電大學(xué) 論文摘要: 本文在分析鎖相環(huán)關(guān)鍵技術(shù)的`基礎(chǔ)上,提出了1種基于FPGA的數(shù)字鎖相環(huán)實(shí)現(xiàn)結(jié)構(gòu),并針對(duì)FPGA的特點(diǎn)給出了關(guān)鍵部分的實(shí)現(xiàn)方案,應(yīng)用該設(shè)計(jì)方案在FPGA上實(shí)現(xiàn)了調(diào)頻信號(hào)的全數(shù)字解調(diào)。 關(guān)鍵詞: 數(shù)字鎖相環(huán),F(xiàn)PGA,鑒頻器,數(shù)控振蕩器,數(shù)字解調(diào) (瀏覽全文) 發(fā)表日期: 2008年01月22日 同行評(píng)議:
DDS部分表述不清。
綜合評(píng)價(jià): 修改稿: 注:同行評(píng)議是由特聘的同行專家給出的評(píng)審意見,綜合評(píng)價(jià)是綜合專家對(duì)論文各要素的評(píng)議得出的數(shù)值,以1至5顆星顯示。【基于FPGA的數(shù)字鎖相環(huán)設(shè)計(jì)實(shí)現(xiàn)】相關(guān)文章:
1.基于FPGA的HDLC通信模塊的實(shí)現(xiàn)
2.基于EDA技術(shù)的FPGA設(shè)計(jì)
3.ADPCM語音編解碼電路設(shè)計(jì)及FPGA實(shí)現(xiàn)
4.基于Perl的DoS工具設(shè)計(jì)與實(shí)現(xiàn)
5.基于fpga 的f.i.r 濾波器設(shè)計(jì)探討
7.基于EDA技術(shù)進(jìn)行的數(shù)字電路設(shè)計(jì)