- 相關推薦
2017嵌入式系統(tǒng)開發(fā)工程師考試復習知識點
嵌入式系統(tǒng)只針對一項特殊的任務,設計人員能夠對它進行優(yōu)化,減小尺寸降低成本。嵌入式系統(tǒng)通常進行大量生產,所以單個的成本節(jié)約,能夠隨著產量進行成百上千的放大。YJBYS小編下面為你整理了,希望對你有所幫助。
電平轉換電路
(1)數(shù)字集成電路可以分為兩大類:雙極型集成電路(TTL)、金屬氧化物半導體(MOS)。
(2)CMOS電路由于其靜態(tài)功耗極低,工作速度較高,抗干擾能力較強,被廣泛使用。
(3)解決TTL與CMOS電路接口困難的辦法是在TTL電路輸出端與電源之間接一上拉電阻R,上拉電阻R的取值由TTL的高電平輸出漏電流IOH來決定,不同系列的TTL應選用不同的R值。
可編程邏輯器件基礎
這方面的內容,從總體上有個概念性的認識應該就可以了。
嵌入式系統(tǒng)中信息表示與運算基礎
(1)進位計數(shù)制與轉換:這樣比較簡單,也應該掌握怎么樣進行換算,有出題的可能。
(2)計算機中數(shù)的表示:源碼、反碼與補碼。
正數(shù)的反碼與源碼相同,負數(shù)的反碼為該數(shù)的源碼除符號位外按位取反。
正數(shù)的補碼與源碼相同,負數(shù)的補碼為該數(shù)的反碼加一。
例如-98的源碼:11100010B反碼:10011101B補碼:10011110B
(3)定點表示法:數(shù)的小數(shù)點的位置人為約定固定不變。
浮點表示法:數(shù)的小數(shù)點位置是浮動的,它由尾數(shù)部分和階數(shù)部分組成。
任意一個二進制N總可以寫成:N=2P×S。S為尾數(shù),P為階數(shù)。(4)漢字表示法,搞清楚GB2318-80中國標碼和機內碼的變換。
(5)語音編碼中波形量化參數(shù)(可能會出簡單的計算題目哦)采樣頻率:一秒內采樣的次數(shù),反映了采樣點之間的間隔大小。
人耳的聽覺上限是20kHz,因此40kHz以上的采樣頻率足以使人滿意。
CD唱片采用的采樣頻率是44.1kHz。
測量精度:樣本的量化等級,目前標準采樣量級有8位和16位兩種。聲道數(shù):單聲道和立體聲雙道。立體聲需要兩倍的存儲空間。
總線電路及信號驅動
(1)總線是各種信號線的集合,是嵌入式系統(tǒng)中各部件之間傳送數(shù)據、地址和控制信息的公共通路。在同一時刻,每條通路線路上能夠傳輸一位二進制信號。按照總線所傳送的信息類型,可以分為:數(shù)據總線(DB)、地址總線(AB)和控制總線(CB)。
(2)總線的主要參數(shù):
總線帶寬:一定時間內總線上可以傳送的數(shù)據量,一般用MByte/s表示?偩寬度:總線能同時傳送的數(shù)據位數(shù)(bit),即人們常說的32位、
64位等總線寬度的概念,也叫總線位寬?偩的位寬越寬,總線每秒數(shù)據傳輸率越大,也就是總線帶寬越寬。
總線頻率:工作時鐘頻率以MHz為單位,工作頻率越高,則總線工作速度越快,也即總線帶寬越寬。
總線帶寬=總線位寬×總線頻率/8,單位是MBps。
常用總線:ISA總線、PCI總線、IIC總線、SPI總線、PC104總線和CAN總線等。
(3)只有具有三態(tài)輸出的設備才能夠連接到數(shù)據總線上,常用的三態(tài)門為輸出緩沖器。
(4)當總線上所接的負載超過總線的負載能力時,必須在總線和負載之間加接緩沖器或驅動器,最常用的是三態(tài)緩沖器,其作用是驅動和隔離。
(5)采用總線復用技術可以實現(xiàn)數(shù)據總線和地址總線的共用。但會帶來兩個問題:
A、需要增加外部電路對總線信號進行復用解耦,例如:地址鎖存器。
B、總線速度相對非復用總線系統(tǒng)低。
(6)兩類總線通信協(xié)議:同步方式、異步方式。
(7)對總線仲裁問題的解決是以優(yōu)先級(優(yōu)先權)的概念為基礎。
【嵌入式系統(tǒng)開發(fā)工程師考試復習知識點】相關文章:
嵌入式系統(tǒng)開發(fā)工程師考試知識點08-05
嵌入式系統(tǒng)開發(fā)工程師考試考試要點09-03
2017嵌入式系統(tǒng)開發(fā)工程師知識點:嵌入式系統(tǒng)簡介09-27
2024嵌入式系統(tǒng)開發(fā)工程師考試模擬試題10-22
2017嵌入式系統(tǒng)開發(fā)工程師考試模擬題08-17
2016嵌入式系統(tǒng)開發(fā)技術知識點:嵌入式系統(tǒng)09-16
2016嵌入式系統(tǒng)開發(fā)技術知識點:ARM10-10
嵌入式系統(tǒng)開發(fā)特點08-09